[過去ログ] スレ立てるまでもない質問はここで 162匹目 (1002レス)
前次1-
抽出解除 必死チェッカー(本家) (べ) 自ID レス栞 あぼーん

このスレッドは過去ログ倉庫に格納されています。
次スレ検索 歴削→次スレ 栞削→次スレ 過去ログメニュー
925
(2): (オイコラミネオ MM71-NwO+) 2022/12/04(日)21:27 ID:w3KKwW6aM(1/4) AAS
横から失礼しますが、DDR4-5600(PC4-44800) メモリは、
転送速度が、44.8(GB/S)と書いて有ります。
CPUが64BIT、3.0GHzの場合、基本的にシングルスレッドだとキャッシュメモリ
でも24.0(GB/S)だと思います。
となると、シングルスレッドではDDR4-SDRAMの方がキャッシュメモリーより
高速になっているということなのでしょうか??
928: (オイコラミネオ MM71-NwO+) 2022/12/04(日)22:28 ID:w3KKwW6aM(2/4) AAS
>>926
クロック数が3.0GHzで、内部64BITのCPUの場合、64BIT=8(BYTE)なので、
そもそも、3.0(G/S) * 8(BYTE) = 24.0(GB/S)
の速度でしかメモリアクセスが生じないはずですが。
932
(1): (オイコラミネオ MM71-NwO+) 2022/12/04(日)23:11 ID:w3KKwW6aM(3/4) AAS
>>931
難しくて分からないので教えてください。
例えば、マシン語でメモリーからレジスタに読む際、
mov rax,[アドレス]
のようになります。
旧来の3.0GHzのCPUの場合、この命令が、1秒間に3.0G回しか実行できない、
というのが基本だったはずです。
それ以上に動作できるとすると、1クロックで2命令以上を実行している
ことになりますが。
934: (オイコラミネオ MM71-NwO+) 2022/12/04(日)23:40 ID:w3KKwW6aM(4/4) AAS
>>933
スーパースカラとは1コアの中で、1クロックで複数の命令を同時実行することですよね。
Z80や8086、80486などの旧来のスカラープロセッサでは、
IPC(Instruction Per Cycle)が最大でも1が限界だったのに対して、
現在の一部のCPUでは、1を越えることがあると。
つまりは、もし、命令キャッシュが十分に働いている場合、
データキャッシュに関しては、1クロックで2個のメモリーアドレスを同時に
読み書きするような場合以外は、外部メモリ(DDR4-SDRAM)の速度は既に
キャッシュの速度を越えてしまっているということですか。
前次1-
スレ情報 赤レス抽出 画像レス抽出 歴の未読スレ

ぬこの手 ぬこTOP 0.034s